更快的可重构系统使 FPGA 成为大量应用程序的重要选择,但如果没有智能软件有效地同步所有事件以实现所需应用程序,仅硬件是不完整的。本课程涵盖流行的 Xilinx 驱动程序的基础知识。UART、AXI 定时器、UART16550、AXI GPIO、AXI BRAM 等。本课程还说明了使用 AXI 中断控制器处理中断。此外,为了庆祝硬件加速器与基于 Microblaze 的设计的结合,还包括构建自定义 AXI 外设的几个示例。Microblaze 演示了软件和硬件调试、分析基础知识,以促进性能测量。

Microblaze 是一种基于 FPGA 的软处理器,能够在每个周期执行一条指令,几乎没有例外。MicroBlaze 互连是可重新配置的,能够与大量外设进行通信,以适应大多数中型应用。它允许配置适合不同应用需求的缓存大小、流水线深度、外设、内存管理单元和总线接口。随着系统复杂性与日俱增,Microblaze 将在非基于 Zynq 的 FPGA 系列中发挥核心作用,同时它将成为与 Zynq 硬核处理器协同工作的最佳轻量级替代方案,适用于基于 Zynq 和 Ultrascale 的 FPGA 系列。

MP4 | 视频:h264,1280×720 | 音频:AAC,44.1 KHz,2 Ch
类型:电子学习 | 语言:英语+srt | 持续时间:94 次讲座 (7h 41m) | 大小:3.06 GB

您将学到的内容

Xilinx Vitis 2020.2 嵌入式系统设计流程
使用 Microblaze 软处理器设计嵌入式系统
为 Microblaze 设备开发 C 应用程序
软件和硬件调试
处理基于 Microblaze 的设计中的中断
了解 Xilinx 驱动程序

要求

理解计算机体系结构的数字电子基础

本课程适用于

希望通过 Xilinx Vivado 和 Vitis IDE嵌入式系统设计与 FPGA 软处理器建立 Xilinx Microblaze 器件方面的专业知识的人员

本站所有资源版权均属于原作者所有,这里所提供资源均只能用于参考学习用,请勿直接商用。若由于商用引起版权纠纷,一切责任均由使用者承担。更多说明请参考 VIP介绍。

最常见的情况是下载不完整: 可对比下载完压缩包的与网盘上的容量,若小于网盘提示的容量则是这个原因。这是浏览器下载的bug,建议用百度网盘软件或迅雷下载。 若排除这种情况,可在对应资源底部留言,或联络我们。

对于会员专享、整站源码、程序插件、网站模板、网页模版等类型的素材,文章内用于介绍的图片通常并不包含在对应可供下载素材包内。这些相关商业图片需另外购买,且本站不负责(也没有办法)找到出处。 同样地一些字体文件也是这种情况,但部分素材会在素材包内有一份字体下载链接清单。

如果您已经成功付款但是网站没有弹出成功提示,请联系站长提供付款信息为您处理

源码素材属于虚拟商品,具有可复制性,可传播性,一旦授予,不接受任何形式的退款、换货要求。请您在购买获取之前确认好 是您所需要的资源