Xilinx Vivado Design Suite HLx 版本,这些新的 HLx 版本为设计团队提供了利用基于 C 的设计和优化重用、IP 子系统重用、集成自动化和加速设计收敛所需的工具和方法。
Xilinx Vivado Design Suite概述
事实证明,借助 Vivado 的 UltraFast 高层次生产力设计,这种独特的组合能够使设计人员在高抽象级别上工作,同时促进设计重用,从而提高生产力。
Vivado 设计套件通过下一代 C/C++ 和基于 IP 的设计提供了一种实现超高生产力的新方法。与新的 UltraFast 高水平生产力设计方法指南相结合,用户可以实现比传统方法提高 10-15 倍的生产力。
Xilinx Vivado Design Suite功能
- Vivado HL 设计版:包括部分重配置和 Vivado 高级综合
- Vivado HL 系统版:设计版的所有功能以及用于 DSP 的系统生成器
- Vivado HL WebPACK Edition:Vivado HL Design Edition 的免费、器件限制版本
- Vivado 实验室版本:占地面积更小,易于在实验室环境中安装,包括完整设计版本中的所有编程和调试功能
- 快速实施
- 实施速度提高 4 倍
- 设计提高 20%
- 可获得的福利
- 加速实施
- 用于生成基于 IP 的 C 的高级综合
- 系统集成制造商DSP基于DSP的设计模型
- Federator IP 块基于 IP 的集成
- 加速审批
- 逻辑模拟
- 模拟语言编译
- 离散和集成编程和调试环境
- 使用 C、C++ 或 SystemC 将审批速度加快 100 倍
技术细节和系统要求
- 支持的操作系统(64 位):Windows 7even / 8.x / 10 |红帽企业工作站/服务器 7.1 和 7.2/红帽企业工作站 6.7 和 6.8/红帽企业工作站 5.11/SUSE Linux Enterprise 11.4 和 12.1/Cent OS 6.8/Ubuntu Linux 16.04 LTS
- 内存:8 GB RAM(推荐 16 GB)
- 可用硬盘空间:200 GB 或更多
声明:本站所有文章,如无特殊说明或标注,均为本站原创发布。任何个人或组织,在未征得本站同意时,禁止复制、盗用、采集、发布本站内容到任何网站、书籍等各类媒体平台。如若本站内容侵犯了原著者的合法权益,可联系我们进行处理。