欢迎学习《2022版基于Xilinx Zynq SoC和Vitis IDE嵌入式系统设计视频教程》课程,本课程涵盖热门 Xilinx 驱动程序的基础知识,即。UART、AXI 定时器、UART16550、AXI GPIO、AXI BRAM 等。课程还说明了使用 AXI 中断控制器处理中断。此外,为了庆祝硬件加速器与基于 Zynq 的设计的结合,还包括了一些关于构建自定义 AXI 外设的示例。使用 Zynq 演示软件和硬件调试、分析基础知识,以促进性能测量。

本课程将为快速开始在 Zynq FPGA 设备上构建应用程序打下必要的基础,而无需在该领域拥有先验经验。整个课程是一门基于实验室的课程,主要侧重于培养处理简单外设(如 GPIO)、中间外设(如 UART PS、AXI BRAM)和复杂外设(如 AXI 中断控制器、AXI 定时器、GIC 等)所必需的技能。

众所周知,Xilinx Zynq SoC 可提供最大的每瓦性能以及最大的重新配置灵活性。Zynq 系列采用双核 ARM Cortex A9 处理器与 7 系列 FPGA 紧密结合,通过 ARM 设计流程和硬件加速实现更快的通信接口开发。Zynq 器件分为两类,即。Zynq-7000s 系列 FPGA 适用于物联网相关应用等高性价比应用,而 Zynq 7000 系列 FPGA 最适合嵌入式视觉等高性能应用。Zynq 7000s 配备单核 ARM,而 Zynq 7000 配备双核手臂。

类型:电子学习 | MP4 | 视频:h264, 1280×720 | 音频:AAC,44.1 KHz
语言:英语 | 大小:4.5 GB | 时长:9h 29m

使用 Xilinx Vivado 设计套件和 Vitis 2020.2

你会学到什么

  • 使用 Xilinx VITIS 的 Zynq AP SoC 嵌入式系统设计流程
  • 使用 Xilinx 驱动程序的基本策略
  • 为 Zynq 器件开发 C 应用程序
  • 使用 Vitis 进行软件分析
  • 软件和硬件调试策略
  • 使用中断

要求

  • 对数字电子的理解
  • 计算机体系结构基础
  • C语言基础

本课程适用于谁

  • 任何希望在 Xilinx Zynq APSOC 和 Xilinx VITIS 环境方面积累专业知识的人
  • 采用 FPGA 处理器的嵌入式系统设计

本站所有资源版权均属于原作者所有,这里所提供资源均只能用于参考学习用,请勿直接商用。若由于商用引起版权纠纷,一切责任均由使用者承担。更多说明请参考 VIP介绍。

最常见的情况是下载不完整: 可对比下载完压缩包的与网盘上的容量,若小于网盘提示的容量则是这个原因。这是浏览器下载的bug,建议用百度网盘软件或迅雷下载。 若排除这种情况,可在对应资源底部留言,或联络我们。

对于会员专享、整站源码、程序插件、网站模板、网页模版等类型的素材,文章内用于介绍的图片通常并不包含在对应可供下载素材包内。这些相关商业图片需另外购买,且本站不负责(也没有办法)找到出处。 同样地一些字体文件也是这种情况,但部分素材会在素材包内有一份字体下载链接清单。

如果您已经成功付款但是网站没有弹出成功提示,请联系站长提供付款信息为您处理

源码素材属于虚拟商品,具有可复制性,可传播性,一旦授予,不接受任何形式的退款、换货要求。请您在购买获取之前确认好 是您所需要的资源